Re: [Itifg-tech] itifg-8.4.0-0 released
Brought to you by:
mastein1
|
From: <M....@go...> - 2008-03-04 14:51:48
|
Hello Fabien,
this is a correct output, icp_src_init runs correctly and and image
is acquired!
And now the output including the icp_src_init ABC... printouts with
the new (crashing 8.4.0-0) version!?
matthias
_________________________________________________
Matthias Stein,
GOM Gesellschaft fuer Optische Messtechnik mbH,
Mittelweg 7-8, 38106 Braunschweig, Germany
E-mail: M....@go..., Internet: http://www.gom.com
Tel.: +49 (0)531 39029-0, Fax: +49 (0)531 39029-15
Amtsgericht Handelsregister Braunschweig, HRB-Nr.: 3131
Geschaeftsfuehrer: Dr.-Ing. K. Galanulis, Dr.-Ing. D. Winter
This e-mail is confidential. If you have received it in error, you are on
notice of its status.
Please notify us immediately by reply e-mail and delete this message from
your system.
Please do not copy it or use it for any purposes, or disclose its contents
to any other person;
to do so could be a breach of confidence.
Thank you for your co-operation.
Fabien Spindler
<fspindle@irisa.f
r> To
M....@go...
04.03.2008 15:05 cc
Fabien Spindler
<Fab...@ir...>,
iti...@li...
Subject
Re: [Itifg-tech] itifg-8.4.0-0
released
Matthias,
Just to compare, here is the dmesg output from the previous driver
itifg-8.3 running on a 2.6.18-1 kernel. I see no major differences.
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x20100 time: 91722us
itifg8[D0]: -> acq_intr: 0x0
itifg8[D0]: opmode: IDLE
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: IDLE
itifg8[D0]: iti_intr: not all irqs recognized.
itifg8[D0]: (0x100)!
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_fill_info
itifg8[D0]: inf mbuf size 160
itifg8[D0]: inf mbuf k-alloc 0xf18de280
itifg8[D0]: inf sbuf size 160
itifg8[D0]: inf sbuf k-alloc 0xf3d05cc0
itifg8[D0]: inf fbuf size 320
itifg8[D0]: inf fbuf k-alloc 0xf42ae000
itifg8[D0]: inf obuf size 160
itifg8[D0]: inf obuf k-alloc 0xd4cc40c0
itifg8[D0]: inf fpga size 40
itifg8[D0]: inf fpga k-alloc 0xe24fbc40
itifg8[D0]: inf fpga k-free 0xe24fbc40
itifg8[D0]: inf mbuf k-free 0xf18de280
itifg8[D0]: inf sbuf k-free 0xf3d05cc0
itifg8[D0]: inf fbuf k-free 0xf42ae000
itifg8[D0]: inf obuf k-free 0xd4cc40c0
itifg8[D0]: < iti_fill_info
itifg8[D0]: > iti_fill_info
itifg8[D0]: inf mbuf size 160
itifg8[D0]: inf mbuf k-alloc 0xd4cc40c0
itifg8[D0]: inf sbuf size 160
itifg8[D0]: inf sbuf k-alloc 0xf3d05cc0
itifg8[D0]: inf fbuf size 320
itifg8[D0]: inf fbuf k-alloc 0xd17d8e00
itifg8[D0]: inf obuf size 160
itifg8[D0]: inf obuf k-alloc 0xf18de280
itifg8[D0]: inf fpga size 40
itifg8[D0]: inf fpga k-alloc 0xe24fbc40
itifg8[D0]: inf fpga k-free 0xe24fbc40
itifg8[D0]: inf mbuf k-free 0xd4cc40c0
itifg8[D0]: inf sbuf k-free 0xf3d05cc0
itifg8[D0]: inf fbuf k-free 0xd17d8e00
itifg8[D0]: inf obuf k-free 0xf18de280
itifg8[D0]: < iti_fill_info
itifg8[D0]: > iti_open: flags 0x1402 (RDWR)
itifg8[D0]: -> dma_open
itifg8[D0]: <- dma_open
itifg8[D0]: > iti_irq_enable
itifg8[D0]: irq_enable end (40000)
itifg8[D0]: < iti_irq_enable
itifg8[D0]: op assume: IDLE
itifg8[D0]: op accept: OPEN
itifg8[D0]: opmode: IDLE
itifg8[D0]: ACQ ist linked
itifg8[D0]: -> acq_open
itifg8[D0]: <- acq_open
itifg8[D0]: > iti_irq_enable
itifg8[D0]: < iti_irq_enable
itifg8[D0]: op assume: IDLE
itifg8[D0]: op accept: OPEN
itifg8[D0]: rlock:1 - wlock:1
itifg8[D0]: < iti_open: ok
itifg8[D0]: > iti_ioctl: GET_CAMCNF
itifg8[D0]: inparam NULL
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: SET_CAMCNF
itifg8[D0]: outparam NULL
itifg8[D0]: opmode: OPEN
itifg8[D0]: > amcmp_config
itifg8[D0]: 1
itifg8[D0]: > iti_intr: 0x20400 time: 105217us
itifg8[D0]: -> acq_intr: 0x0
itifg8[D0]: opmode: OPEN
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: OPEN
itifg8[D0]: iti_intr: not all irqs recognized.
itifg8[D0]: (0x400)!
itifg8[D0]: < iti_intr
itifg8[D0]: 2
itifg8[D0]: 3
itifg8[D0]: 4
itifg8[D0]: 5
itifg8[D0]: 6
itifg8[D0]: 7
itifg8[D0]: 8
itifg8[D0]: 9
itifg8[D0]: 10
itifg8[D0]: 11
itifg8[D0]: 12
itifg8[D0]: 13
itifg8[D0]: 14
itifg8[D0]: 15
itifg8[D0]: 16
itifg8[D0]: 17
itifg8[D0]: 18
itifg8[D0]: 20
itifg8[D0]: 21
itifg8[D0]: 22
itifg8[D0]: 23
itifg8[D0]: modid 0xe038
itifg8[D0]: mxctl 0xe004
itifg8[D0]: scl 0xe039
itifg8[D0]: sda 0xe001
itifg8[D0]: nptrig 0xe028
itifg8[D0]: npswtrig 0xe008
itifg8[D0]: bt829a : status 0x19
itifg8[D0]: bt829a : iform 0x58
itifg8[D0]: bt829a : tdec 0x00
itifg8[D0]: bt829a : crop 0x23
itifg8[D0]: bt829a : vdly_lo 0x1e
itifg8[D0]: bt829a : vact_lo 0x40
itifg8[D0]: bt829a : hdly_lo 0xa0
itifg8[D0]: bt829a : hact_lo 0x00
itifg8[D0]: bt829a : hscal_hi 0x03
itifg8[D0]: bt829a : hscal_lo 0x3c
itifg8[D0]: bt829a : bright 0x10
itifg8[D0]: bt829a : control 0x34
itifg8[D0]: bt829a : con_lo 0x3d
itifg8[D0]: bt829a : sat_u_lo 0xfe
itifg8[D0]: bt829a : sat_v_lo 0xb4
itifg8[D0]: bt829a : hue 0x00
itifg8[D0]: bt829a : scloop 0x40
itifg8[D0]: bt829a : reserved 0xcf
itifg8[D0]: bt829a : oform 0x86
itifg8[D0]: bt829a : vscale_hi 0x60
itifg8[D0]: bt829a : vscale_lo 0x00
itifg8[D0]: bt829a : reserved 0x01
itifg8[D0]: bt829a : reserved 0x00
itifg8[D0]: bt829a : idcode 0xe8
itifg8[D0]: bt829a : adly 0x7f
itifg8[D0]: bt829a : bdly 0x72
itifg8[D0]: bt829a : adc 0x80
itifg8[D0]: bt829a : vtc 0x40
itifg8[D0]: bt829a : reserved 0xc0
itifg8[D0]: bt829a : reserved 0x00
itifg8[D0]: bt829a : reserved 0x7f
itifg8[D0]: bt829a : sreset 0x70
itifg8[D0]: < amcmp_config
itifg8[D0]: -> acq_startup
itifg8[D0]: -> acq_fmt_init
itifg8[D0]: width: 768, height: 576
itifg8[D0]: htaps: 1, vtaps : 1
itifg8[D0]: hdec : 0, vdec : 0
itifg8[D0]: bpp: 16
itifg8[D0]: ilace: TRUE
itifg8[D0]: line size: 1536
itifg8[D0]: frame size: 884736
itifg8[D0]: <- acq_fmt_init
itifg8[D0]: <- acq_startup
itifg8[D0]: -> dma_startup
itifg8[D0]: -> dma_fmt_init
itifg8[D0]: frame size: 888832
itifg8[D0]: trail size: 4096
itifg8[D0]: <- dma_fmt_init
itifg8[D0]: <- dma_startup
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: SET_NORM_TO8
itifg8[D0]: opmode: OPEN
itifg8[D0]: opmode: OPEN
itifg8[D0]: -> acq_fmt_init
itifg8[D0]: > iti_intr: 0x20100 time: 145223us
itifg8[D0]: -> acq_intr: 0x0
itifg8[D0]: opmode: OPEN
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: OPEN
itifg8[D0]: iti_intr: not all irqs recognized.
itifg8[D0]: (0x100)!
itifg8[D0]: < iti_intr
itifg8[D0]: width: 768, height: 576
itifg8[D0]: htaps: 1, vtaps : 1
itifg8[D0]: hdec : 0, vdec : 0
itifg8[D0]: bpp: 8
itifg8[D0]: ilace: TRUE
itifg8[D0]: line size: 768
itifg8[D0]: frame size: 442368
itifg8[D0]: <- acq_fmt_init
itifg8[D0]: -> dma_fmt_init
itifg8[D0]: frame size: 446464
itifg8[D0]: trail size: 4096
itifg8[D0]: <- dma_fmt_init
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: SET_HDEC
itifg8[D0]: outparam NULL
itifg8[D0]: opmode: OPEN
itifg8[D0]: opmode: OPEN
itifg8[D0]: horiz. decimation: 2
itifg8[D0]: -> acq_fmt_init
itifg8[D0]: width: 384, height: 576
itifg8[D0]: htaps: 1, vtaps : 1
itifg8[D0]: hdec : 1, vdec : 0
itifg8[D0]: bpp: 8
itifg8[D0]: ilace: TRUE
itifg8[D0]: line size: 384
itifg8[D0]: frame size: 221184
itifg8[D0]: <- acq_fmt_init
itifg8[D0]: -> dma_fmt_init
itifg8[D0]: frame size: 225280
itifg8[D0]: trail size: 4096
itifg8[D0]: <- dma_fmt_init
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: SET_VDEC
itifg8[D0]: outparam NULL
itifg8[D0]: opmode: OPEN
itifg8[D0]: opmode: OPEN
itifg8[D0]: vert. decimation: 2
itifg8[D0]: -> acq_fmt_init
itifg8[D0]: width: 384, height: 288
itifg8[D0]: htaps: 1, vtaps : 1
itifg8[D0]: hdec : 1, vdec : 1
itifg8[D0]: bpp: 8
itifg8[D0]: ilace: TRUE
itifg8[D0]: line size: 384
itifg8[D0]: frame size: 110592
itifg8[D0]: <- acq_fmt_init
itifg8[D0]: -> dma_fmt_init
itifg8[D0]: frame size: 114688
itifg8[D0]: trail size: 4096
itifg8[D0]: <- dma_fmt_init
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: SET_CAMERA
itifg8[D0]: outparam NULL
itifg8[D0]: opmode: OPEN
itifg8[D0]: opmode: OPEN
itifg8[D0]: camera: 0
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: SET_TIMEOUT
itifg8[D0]: outparam NULL
itifg8[D0]: timeout: 1000ms (HZ=1000)
itifg8[D0]: expire: 1250
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: GET_WIDTH
itifg8[D0]: inparam NULL
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: GET_HEIGHT
itifg8[D0]: inparam NULL
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: GET_DEPTH
itifg8[D0]: inparam NULL
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: GET_RAWSIZE
itifg8[D0]: inparam NULL
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_ioctl: GET_PAGEDSIZE
itifg8[D0]: inparam NULL
itifg8[D0]: < iti_ioctl: ok
itifg8[D0]: > iti_mmap: 4194304 byte(s)
itifg8[D0]: -> dma_mmap: 1024 pages
itifg8[D0]: buf init: 4194304 (SDMA)
itifg8[D0]: dma-area alloc 0xfec82000
itifg8[D0]: buf alloc: 0xfec82000
itifg8[D0]: area not locked, do it.
itifg8[D0]: v:0xfec82000->b:0x981f000
itifg8[D0]: v:0xfee82000->b:0x8694000
itifg8[D0]: v:0xff081000->b:0x8093000
itifg8[D0]: <- dma_mmap
itifg8[D0]: < iti_mmap: 0xfec82000
itifg8[DX]: t:0xb7f9d000 4194304
itifg8[DX]: f:0xff081000
itifg8[DX]: t:0xb7d9d000 2097152
itifg8[DX]: f:0xfee81000
itifg8[DX]: t:0xb7b9e000 4096
itifg8[DX]: f:0xfec82000
itifg8[D0]: > iti_lseek: to (+-)114688, SEEKEND
itifg8[D0]: -> dma_lseek: APPEND.
itifg8[D0]: op assume: OPEN
itifg8[D0]: op accept: WORK
itifg8[D0]: buf reset: 0by (0it)
itifg8[D0]: buf adjust: 0by (0it)
itifg8[D0]: buf asize: 4128768by (36it)
itifg8[D0]: buf isize: 114688by
itifg8[D0]: 27 norm pages(s).
itifg8[D0]: 27 last pages(s).
itifg8[D0]: buf want: 114688by (1it)
itifg8[D0]: <- dma_lseek
itifg8[D0]: -> acq_lseek: APPEND.
itifg8[D0]: op assume: OPEN
itifg8[D0]: op accept: WORK
itifg8[D0]: buf reset: 0by (0it)
itifg8[D0]: buf adjust: 0by (0it)
itifg8[D0]: buf isize: 110592by
itifg8[D0]: frame size 110592
itifg8[D0]: -> 1 frame(s).
itifg8[D0]: block size 0 (whole frames)
itifg8[D0]: -> 1 block(s).
itifg8[D0]: => icp_src_init
itifg8[D0]: int for append mode
itifg8[D0]: base addr 0x0
itifg8[D0]: line_size 384
itifg8[D0]: frame_size 110592
itifg8[D0]: A
itifg8[D0]: B
itifg8[D0]: C
itifg8[D0]: frame: 0
itifg8[D0]: D
itifg8[D0]: E
itifg8[D0]: I
itifg8[D0]: J
itifg8[D0]: K
itifg8[D0]: L
itifg8[D0]: M
itifg8[D0]: N
itifg8[D0]: <= icp_src_init
itifg8[D0]: => icp_inp_init
itifg8[D0]: int for append mode
itifg8[D0]: <= icp_inp_init
itifg8[D0]: using snap mode
itifg8[D0]: buf want: 110592by (1it)
itifg8[D0]: add timer (1250)
itifg8[D0]: <- acq_lseek
itifg8[D0]: < iti_lseek: is 0
itifg8[D0]: > iti_read: at 0xb7fa3000
itifg8[D0]: 114688 byte(s)
itifg8[D0]: -> dma_read: BLOCKED SYNC.
itifg8[D0]: opmode: WORK
itifg8[D0]: *** dma block sleep *** 158090us
itifg8[D0]: add timer (5000)
itifg8[D0]: > iti_intr: 0x20100 time: 165176us
itifg8[D0]: -> acq_intr: 0x0
itifg8[D0]: opmode: WORK
itifg8[I0]: dropping leadin frame.
itifg8[D0]: <- acq_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x24100 time: 185187us
itifg8[D0]: -> acq_intr: 0x0
itifg8[D0]: opmode: WORK
itifg8[D0]: buf is wanted
itifg8[D0]: buf todo: 110592by (1it)
itifg8[D0]: buf free: 2097152by (18it)
itifg8[D0]: buf can write
itifg8[D0]: buf wr: @ 0by (0it)
itifg8[D0]: => icp_src_next
itifg8[D0]: frame 1
itifg8[D0]: <= icp_src_next
itifg8[D0]: buf wr done: 110592by (1it)
itifg8[D0]: add timer (1250)
itifg8[D0]: <- acq_intr
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: buf is wanted
itifg8[D0]: buf todo: 114688by (1it)
itifg8[D0]: buf free: 4128768by (36it)
itifg8[D0]: buf can write
itifg8[D0]: buf wr: @ 0by (0it)
itifg8[D0]: => icp_dst_next: last
itifg8[D0]: <= icp_dst_next
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 0/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: add timer (5000)
itifg8[D0]: dma start
itifg8[D0]: <- dma_intr
itifg8[D0]: del timer
itifg8[D0]: acq: nobody waiting.
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185295us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 1/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185352us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 2/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185408us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 3/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185469us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 4/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185520us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 5/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185572us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 6/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185627us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 7/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185693us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 8/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185755us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 9/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185832us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 10/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185915us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 11/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 185976us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 12/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186054us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 13/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186137us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 14/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186217us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 15/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186294us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 16/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186369us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 17/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186427us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 18/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186484us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 19/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186537us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 20/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186596us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 21/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186654us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 22/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186716us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 23/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186789us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 24/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186861us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 25/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 186939us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 26/27
itifg8[D0]: <= icp_dst_page
itifg8[D0]: <- dma_intr
itifg8[D0]: < iti_intr
itifg8[D0]: > iti_intr: 0x40000 time: 187000us
itifg8[D0]: -> dma_intr
itifg8[D0]: opmode: WORK
itifg8[D0]: => icp_dst_page
itifg8[D0]: page 27/27
itifg8[D0]: del timer
itifg8[D0]: dma stop
itifg8[D0]: dma_proceed 0xfeb81000
itifg8[D0]: dma_proceed 0xfeb81000
itifg8[D0]: buf wr: @ 0by (0it)
itifg8[D0]: buf wr done: 114688by (1it)
itifg8[D0]: <- dma_intr
itifg8[D0]: *** dma block wakeup *** 187070us
itifg8[D0]: del timer
itifg8[D0]: < iti_intr
itifg8[D0]: buf used: 114688by (1it)
itifg8[D0]: buf can read
itifg8[D0]: buf rd: @ 0by (0it)
itifg8[D0]: buf rd done: 114688by (1it)
itifg8[D0]: <- dma_read
itifg8[D0]: < iti_read: 114688 byte(s)
itifg8[D0]: > iti_close: flags 0x1402
itifg8[D0]: rlock:0 - wlock:0
itifg8[D0]: del timer
itifg8[D0]: > iti_irq_disable
itifg8[D0]: < iti_irq_disable
itifg8[D0]: op assume: XXXX
itifg8[D0]: op accept: IDLE
itifg8[D0]: -> acq_close
itifg8[D0]: buf reset: 0by (0it)
itifg8[D0]: buf adjust: 0by (0it)
itifg8[D0]: <- acq_close
itifg8[D0]: del timer
itifg8[D0]: > iti_irq_disable
itifg8[D0]: < iti_irq_disable
itifg8[D0]: op assume: XXXX
itifg8[D0]: op accept: IDLE
itifg8[D0]: -> dma_close
itifg8[D0]: dma stop
itifg8[D0]: -> dma_munmap
itifg8[D0]: area is locked, unlock it.
itifg8[D0]: buf free: 0xfec82000
itifg8[D0]: dma-area free 0xfec82000
itifg8[D0]: buf fini
itifg8[D0]: <- dma_munmap
itifg8[D0]: <- dma_close
itifg8[D0]: < iti_close: ok
Fabien
M....@go... a écrit :
> Hello Fabien,
>
> the crash is somehere in src/board/icpcoIface.c:icp_src_init().
> I have added some debug output, that we can see more:
>
> static int
> icp_src_init (iti_brd_t *brd, struct iti_fmt_t *fmt, int frames,
> off_t base, bool append)
> {
> int error;
>
> int frame;
>
> ITI_PRINT1(brd->i->osp, "=> icp_src_init\n");
>
> if (append) ITI_PRINT1(brd->i->osp, " int for append mode\n");
> brd->i->append = append;
>
> ITI_PRINT1(brd->i->osp, " base addr %#lx\n", base);
> ITI_PRINT1(brd->i->osp, " line_size " SIZE_F "\n", fmt->line_size);
> ITI_PRINT1(brd->i->osp, " frame_size " SIZE_F "\n", fmt->frame_size);
>
> /* set source values */
> iti_printd (brd->i->osp, "A\n");
> if ((error = cr_set_pitch (brd->i, fmt->line_size)))
> {
> iti_error (error, "cr_set_pitch");
> return -EIO;
> }
> iti_printd (brd->i->osp, "B\n");
> if ((error = cr_set_aoix (brd->i, fmt->line_size)))
> {
> iti_error (error, "cr_set_aoix");
> return -EIO;
> }
>
> iti_printd (brd->i->osp, "C\n");
> for (frame = 0; frame < frames; frame++)
> {
> iti_printd (brd->i->osp, "D\n");
> brd->i->dma1stfld[frame] = brd->i->dma2ndfld[frame] =
> base + frame * fmt->frame_size;
> iti_printd (brd->i->osp, "E\n");
>
> if (fmt->ilace && !fmt->vdec)
> {
> iti_printd (brd->i->osp, "F\n");
> if ((error = cr_set_bmilace (brd->i, CR_ENABLE)))
> {
> iti_error (error, "cr_set_bmilace");
> return -EIO;
> }
> iti_printd (brd->i->osp, "G\n");
> brd->i->dma2ndfld[frame] += fmt->frame_size / 2;
> iti_printd (brd->i->osp, "H\n");
> }
> else
> {
> iti_printd (brd->i->osp, "I\n");
> if ((error = cr_set_bmilace (brd->i, CR_DISABLE)))
> {
> iti_error (error, "cr_set_bmilace");
> return -EIO;
> }
> iti_printd (brd->i->osp, "J\n");
> }
>
> iti_printd (brd->i->osp, "K\n");
> /* for this only use one on-board memory frame */
> if (!append) break;
> }
>
> iti_printd (brd->i->osp, "L\n");
> cr_set_bmsf (brd->i, brd->i->dma1stfld[0]);
> iti_printd (brd->i->osp, "M\n");
> cr_set_bmss (brd->i, brd->i->dma2ndfld[0]);
> iti_printd (brd->i->osp, "N\n");
>
> ITI_PRINT1(brd->i->osp, "<= icp_src_init\n");
> return OK;
> }
>
> Please recompile and run again.
>
> matthias
> _________________________________________________
> Matthias Stein,
> GOM Gesellschaft fuer Optische Messtechnik mbH,
> Mittelweg 7-8, 38106 Braunschweig, Germany
> E-mail: M....@go..., Internet: http://www.gom.com
> Tel.: +49 (0)531 39029-0, Fax: +49 (0)531 39029-15
> Amtsgericht Handelsregister Braunschweig, HRB-Nr.: 3131
> Geschaeftsfuehrer: Dr.-Ing. K. Galanulis, Dr.-Ing. D. Winter
>
>
> This e-mail is confidential. If you have received it in error, you are on
> notice of its status.
> Please notify us immediately by reply e-mail and delete this message from
> your system.
> Please do not copy it or use it for any purposes, or disclose its
contents
> to any other person;
> to do so could be a breach of confidence.
> Thank you for your co-operation.
>
>
--
Fabien Spindler, Equipe Lagadic, Irisa - Inria
Campus universitaire de Beaulieu 35042 Rennes cedex France
Tel: +33 2.99.84.75.10, Fax: +33 2.99.84.71.71
E-mail: Fab...@ir..., web: http://www.irisa.fr/lagadic
|